据传AMD下一代Zen5CPU具有重新设计的缓存设计每个内核更大的L2缓存

谣言来自AdoredTV,他分享了有关AMD下一代Zen5架构的最新信息。尽管AMD尚未完全完成其Zen4架构,但该公司已经在实验室中以早期原型的形式提供了首批Zen5样本。

自2020-2021年以来,内部代号为“Nirvana”的AMDZen5核心架构已经开始研发。首批Zen5产品预计将于2024年上市,根据最近的报道,它将完全从头开始构建。由于是全新的设计,内部CPU架构势必会出现一些较大的变化,一些可能的变化由技术媒体AdoredTV详细介绍。

据传,AMDZen5CPU核心架构的第一个重大变化是使用了新的“Ladder”共享缓存。早期的Zen架构将L3缓存分成两个16MB的块,由每个CCD中的两个CCX共享。每个CCX只能访问16MB的L3缓存池。

在Zen3中,AMD改变了这一点,将双CCX降为一个单一的CCX,该CCX具有一个共享的32MBL3缓存池,该缓存池以环形配置连接到裸片中的所有8个内核。AMD在Zen4芯片上保持相同的设计,但据传Zen5将再次更改为新的32MBL3“Ladder”缓存。据说这种结构与环形互连设计。这里显示的图只是提供新的L3缓存结构如何工作的视觉视角,我们不能确定L3缓存是否会保持在32MB或得到提升。

图片来源:AdoredTV

据传获得提升的是二级缓存。AdoredTV表示,每个AMDZen5CPU内核的二级缓存都将增加。他们表示,他们的消息来源指出AMD在其实验室中每个核心芯片都有2MB和3MB二级缓存,但它们可能是也可能不是Zen5部件。如果它们是Zen5芯片,这将分别比现有Zen4内核的每个内核1MB缓存提高2倍和3倍。

AMDZen5CPU内核上增加的缓存也可以直接使IPC受益,每个内核2MB的二级缓存提供高达4%的IPC增益,每个内核3MB的二级缓存提供7%的IPC增益。收益是在多线程工作负载中评估的,单线程工作负载可能会产生1%或边际IPC收益。如前所述,延迟不会受到每个内核添加更多缓存的影响,尽管所有这些都需要在芯片发布时进行测试和确认,而这距离现在还有一年的时间。

到目前为止,AMD已确认新的Zen5架构将于2024年推出。Zen5CPU将分为三种类型(Zen5/Zen5V-Cache/Zen5C),芯片本身采用全新设计全新的微体系结构,专注于提供增强的性能和效率、重新流水线化的前端、广泛的问题以及集成的AI和机器学习优化。Zen5CPU的一些主要特性包括:

增强的性能和效率

重新流水线化的前端和广泛的问题

集成人工智能和机器学习优化

虽然JimKeller分享了AMD的Zen5CPU核心架构的性能、频率和功耗估计,但设计本身目前仍然是个谜。该架构将为多个CPU系列提供支持,包括明年用于台式机的Ryzen8000“GraniteRidge”、用于移动设备的Ryzen8000“StrixPoint”和“FireRange”以及用于服务器的EPYC“Turin”。

免责声明:本文章由会员“李同东”发布如果文章侵权,请联系我们处理,本站仅提供信息存储空间服务如因作品内容、版权和其他问题请于本站联系

李同东
免责声明:本文章由会员“李同东”发布,如果文章侵权,请联系我们处理,本站仅提供信息存储空间服务;如因作品内容、版权和其他问题请于本站联系